
串行转移 寻址ROM
此项目仍在支持中,此项目始于2021年
项目当前状态:V1版本已投入使用
V1(2021)
作为当前最新(最后隶属于计算器开发)的项目,它整合了ROM和RAM的特性。在计算器开发过程中,我始终将速度放在首位,所以计算器的布线全部使用并行传输,这使得计算器内部可用的布线空间被大幅度缩减。此时我便将目光转移至串行,并应用在对于延迟不明显的模块中。它的主要工作方式为,由一个时钟来同步两边ROM,随时间开启相对应存储位置,同时开启输出和输入信号开关,使得信号经过一条线传输至对面,再经对方RAM捕获并锁止,这样就完成了一次数据传输。当前可存储7bit信息并根据需要对任意位置信息修改。
正常传输速率为0.5bit/s,一次完整时钟周期为14s。
超频传输速率为1bit/s,一次完整时钟周期为7s(可能会不稳定导致部分高位信息丢失)。